Full metadata record
DC FieldValueLanguage
dc.contributor.author何宗哲en_US
dc.contributor.authorHE, ZONG-ZEen_US
dc.contributor.author陳正en_US
dc.contributor.authorCHEN, ZHENGen_US
dc.date.accessioned2014-12-12T02:02:58Z-
dc.date.available2014-12-12T02:02:58Z-
dc.date.issued1984en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT732241034en_US
dc.identifier.urihttp://hdl.handle.net/11536/51984-
dc.description.abstract本文論文敘述一個可供即時控制應用之VLSI高速微處理機之架構設計,此微處理 機係依據一套為即時控制應用而訂定之標準指令集架構而設計,其設計理念為充份利 用平行及管線處理之技巧,以提高指令執行速率,並且採用微程式規劃及可程式邏輯 電路(PLA),以減低設計工作之複雜度而達到高度之規則性(REGULARITY)及適 應性(FLEXIBILITY )。 依據初步之效能評估,顯示此微處理機之執行速度於定點運算方面,每秒可執行1. 7百萬指令(MOPS),而浮點運算則可達到每秒0.23百萬指令,其平均執行 速率為每秒0.845百萬指令。zh_TW
dc.language.isozh_TWen_US
dc.subject即時控制zh_TW
dc.subject高速微處理機zh_TW
dc.subject規則性zh_TW
dc.subject適應性zh_TW
dc.subject百萬指令zh_TW
dc.subjectVLSIen_US
dc.subjectREGULARITYen_US
dc.subjectFLEXIBILITYen_US
dc.subjectMOPSen_US
dc.title一個為即時控制而設計之VLSI高速微處理機zh_TW
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
Appears in Collections:Thesis