标题: | H.264/AVC算数编码器和算数解码器之硬体架构设计 Arithmetic Coder and Decoder Architecture Designs for H.264/AVC |
作者: | 林承毅 Cheng-Yi Lin 蒋迪豪 Tihao Chiang 电子研究所 |
关键字: | 算数编码器;算数解码器;H.264/AVC;Arithmetic Coder;Arithmetic Decoder |
公开日期: | 2004 |
摘要: | H.264/AVC是最新压缩标准。与其他标准比较,H264/AVC提供了较高的压缩效率,但是H.264的复杂度也相对较高。在H.264/AVC有两种熵编码法,CAVLC和CABAC。 在二熵编码法之中,CABAC 能比CABLC节省10-15%位元率。基本上,熵编码是一种二位元的操作,且一般多功能处理器不能有效率的处里。在高解析度及时的系统中,给熵编码用的一个高处里能力的算术编码器和解码器是非常需要的。 在这篇论文里,我们提出给H.264/AVC用的算术编码器和算术解码器之硬体架构。为了增加算术编码器的处里能力,架构设计上能扩充到把每个周期可以编码多个位元。为降低架构上的长路径,我们在算术编码器和算数解码器架构中里重新安排回圈中的处里顺序。而且,我们的算数编码器设计能容易修改去支援JPEG2000。全部设计被用硬体描述语言实现并且在FPGA环境中作过验证。算术编码器的最大处里能力是每秒545百万个位元,算数解码器的最大处里能力是每秒330百万个位元。他们分别花费9300和3500个逻辑单元。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#GT009211609 http://hdl.handle.net/11536/66835 |
显示于类别: | Thesis |
文件中的档案:
If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.